Si51x
相关结果约116条相关服务
Termination Options for Any-Frequency Si51x XOs, VCXOs AN587
Si51x XO/VCXO Active Low Test Configuration Update
Termination Options for Any-Frequency Si51x XOs, VCXOs
Silicon Labs(芯科科技) AN587 任意频率Si51x XO、VCXO的终止选项 应用笔记
Silicon Labs(芯科科技) Si51x 质量可靠性报告
正在使用Silicon Labs Si51x,抑制了runts并启用了STOP HiZ选项,当我使用此选项启用器件时,在出现正常时钟输出之前,输出中会出现一个小电压突发,为什么会这样?
Runt抑制设计用于将时钟停止到已知状态,即高/低。停止到高阻抗的选项旨在在不抑制欠幅运行的模式下工作,因此在输出停止到HiZ时抑制欠幅运行的模式不是该部件旨在支持的模式。然而,当设备被禁用时,Runts将被抑制。发生blip的原因是输出驱动器的内部电源在输出驱动器处于已知状态时变为活动状态。
正使用Silicon Labs Si51x,抑制了runts并启用了STOP HiZ选项。当我使用此选项启用器件时,在出现正常时钟输出之前,输出中会出现一个小电压突发,这是怎么回事啊?求解答
Silicon Lab的晶体振荡器支持多少次焊料回流焊循环?
Silicon Labs在不同的XO和VCXO产品系列中使用了什么晶体?
Silicon Labs的晶体振荡器是否可以在正下方布设走线?
推荐一款 OSCILLATOR, 200MHz ,50ppm, 3.3V,5.0*3.2*1.17mm,-40~85DEG
压控晶振选型:帮忙推荐一颗能替代EPSON VG-4231CE24.000000MHzCSE压控晶振的常用料。
有没有爱普生的1.8432 MHz and 3.072 MHz晶振。
有1.8432M或3.072M晶振推荐吗?
能否用Silicon labs的timing产品替代VX-805?是否PIN TO PIN兼容?
【应用】0.026 ppb调整分辨率的可编程晶振助力OLT设备上电
SI514可编程晶体振荡器采用Silicon Labs的专利技术DSPLL核心技术,能精确的实现±1000 ppm内自由调整,且调整输出时会无中断切换。
【选型】Silicon Labs为Xilinx FPGA提供时钟产品解决方案
Silicon Labs提供广泛的频率灵活定时产品组合,使硬件设计人员能够简化时钟生成,分配和抖动衰减。Silicon Labs时钟产品包括:网络同步器,抖动衰减时钟,时钟发生器,时钟缓冲器,PCIe 时钟和缓冲器,振荡器(XO/VCXO) 。
Silicon Labs(芯科科技)电源产品/定时器/IoT产品介绍
2020 April Sales Training Slides
Silicon Labs(芯科科技)时钟产品及新产品路线图介绍( 2018 v2)
Silicon Labs Automotive Timing Products
型号 | 描述 | 品质保证 | 价格(含增值税) |
---|---|---|---|
single frequency XO 510 series;Si510;Si51x系列 Differential/single-ended; single frequency XO; OE pin 2; 0.1-250 MHz。与标准型号Si510可pin to pin 替换。 4-CLCC 最小包装量:50 |
世强先进(深圳)科技股份有限公司 原厂认证 世强代理 世强自营 |
||
single frequency XO 510 series;Si510;Si51x;510CBA160M000BAG系列 Differential/single-ended; single frequency XO; OE pin 2; 0.1-250 MHz。与标准型号Si510可pin to pin 替换。 4-CLCC 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司 原厂认证 世强代理 世强自营 |
Bulletin #1306181
Silicon Labs(芯科科技) 514JBA000126BAG等测试地点变更通知(17052239)
Silicon Labs(芯科科技) C8051F330-GMR等测试地点变更通知(17052342)
Silicon Labs(芯科科技) 510JCA100M000BAG等测试地点变更通知(17051953)
Silicon Labs(芯科科技) 510BBA100M000AAG等测试地点更改通知(17051948)
Silicon Labs(芯科科技) 新加坡测试中心和订单履行中心搬迁通知(17051960)
201215954 Si500 Oscillator Family End of Life (EOL) and Last Time Buy (LTB)
How to Select the Right PLL-based Oscillator for Your Timing Application
Silicon Labs(芯科科技) Oscillators, Buffers and Clock Generators for Altera FPGAs Reference design for Stratix V GX FPGA
Silicon Labs(芯科科技) Timing Solutions for Xilinx FPGAs
Silicon Labs(芯科科技) Timing Solutions for Marvell
Silicon Labs(芯科科技) Timing Solutions for Intel FPGAs
Silicon Labs(芯科科技) Timing Solutions for NXP QorIQ / LayerScape Processors
Silicon Labs(芯科科技) Timing Solutions for Xilinx FPGAs
Silicon Labs(芯科科技) Timing Solutions for NXP/Freescale Network Processors
Silicon Labs(芯科科技) Timing Solutions for Broadcom Switches/PHYs
Silicon Labs(芯科科技) Timing Solutions for Broadcom Switches/PHYs
【选型】Silicon Labs为Intel的FPGA提供的时钟解决方案,样品一到两周
芯科为Intel的FPGA提供的时钟解决方案。Silicon Labs时钟使用专有的DSPLL和MultiSynth技术生成具有超低抖动的任何频率组合,实现同类产品中性能最佳的时钟树。时钟缓冲器提供低抖动,低偏移的时钟分配,并具有集成的制式/电压电平转换功能。 PCIe 时钟/缓冲器将Gen 1/2/3/4兼容性与片上串行端接相结合,简化了设计。 【世强硬创沙龙2019】
FPGA REFERENCE CLOCK PHASE JITTER SPECIFICATIONS Application Note
FPGA REFERENCE CLOCK PHASE JITTER SPECIFICATIONS Application Note
FPGA REFERENCE CLOCK PHASE JITTER SPECIFICATIONS Application Note
AN699 FPGA REFERENCE CLOCK PHASE JITTER SPECIFICATIONS
Silicon Labs Timing Solutions for NXP QorIQ / LayerScape Processors
Silicon Labs Timing Solutions for Broadcom Switches/PHYs
Silicon Labs(芯科科技) AN575 基于现场可编程门阵列(FPGA)的(ADPLL)介绍 应用笔记
Silicon Labs Timing Solutions for Marvell
UG298: Si5xxUC-EVB
UG298: Si5xxUC-EVB
UG298: Si5xxUC-EVB
Silicon Labs(芯科科技) Timing Solutions for Cavium Processors
Silicon Labs(芯科科技) Si515数据手册
Silicon Labs(芯科科技) Si516数据手册
Silicon Labs(芯科科技) Si512/513 CRYSTAL OSCILLATOR数据手册
Silicon Labs(芯科科技) Si514可编程晶体振荡器数据手册
Silicon Labs(芯科科技) Si510/Si511晶体振荡器 数据手册(英文)
Silicon Labs(芯科科技) Si510/Si511晶体振荡器 数据手册(中文)
Silicon Labs(芯科科技) Timing Solutions for Fox
Silicon Labs(芯科科技)应用于数据中心系统的时钟产品解决方案
Silicon Labs(芯科科技)应用于通信领域的时钟产品解决方案
Silicon Labs(芯科科技)应用于医学影像的时钟产品解決方案
Silicon Labs(芯科科技)应用于航空航天/国防的时钟产品解決方案
Silicon Labs Timing Solutions for Intel FPGAs
Silicon Labs Timing Solutions for Intel FPGAs
Timing Solutions for Marvell
Timing Solutions for Xilinx FPGAs
Timing Solutions for NXP QorIQ / LayerScape Processors
【选型】芯科为NXP QorIQ / LayerScap处理器提供的XO晶振、时钟缓冲器、时钟生成器解决方案
Silicon Labs时钟使用专有的DSPLL和MultiSynth技术生成具有超低抖动的任何频率组合,实现同类产品中性能最佳的时钟树。时钟缓冲器提供低抖动,低偏移的时钟分配,并具有集成的制式/电压电平转换功能。 PCIe 时钟/缓冲器将Gen 1/2/3/4兼容性与片上串行端接相结合,简化了设计。本文介绍芯科为NXP QorIQ / LayerScap处理器提供的时钟解决方案。
【选型】芯科为Marvell的Cavium处理器提供XO晶振、时钟缓冲、时钟生成、PCIe时钟、PCIe缓冲解决方案
Silicon Labs时钟使用专有的DSPLL和MultiSynth技术生成具有超低抖动的任何频率组合,实现同类产品中性能最佳的时钟树。时钟缓冲器提供低抖动,低偏移的时钟分配,并具有集成的制式/电压电平转换功能。本文介绍芯科为Marvell的Cavium处理器推出的时钟芯片选型方案。【世强硬创沙龙2019】
【选型】Silicon Labs为Marvell提供晶振、时钟缓冲器、时钟生成器、PCIe时钟和缓冲器解决方案
芯科为Marvell的系列产品提供时钟解决方案。Silicon Labs时钟使用专有的DSPLL和MultiSynth技术生成具有超低抖动的任何频率组合,实现同类产品中性能最佳的时钟树。时钟缓冲器提供低抖动,低偏移的时钟分配,并具有集成的制式/电压电平转换功能。 PCIe 时钟/缓冲器将Gen 1/2/3/4兼容性与片上串行端接相结合,简化了设计。 XO / VCXO可进行任意频率的定制。
【经验】低抖动、频率灵活的时钟产品解決方案,提高医学影像设备系统性能
为了满足医学诊断在未来发展的需要,包括患者监视器、内窥镜、核磁共振和超声成像等设备,Silicon Labs(芯科科技)为FPGAs、ASSPs和ASICs提供了全面的时钟解决方案,这些解决方案应用于需要高图像质量、高分辨率、多通道超声成像的医学成像应用中。芯科科技用于医学影像的时钟产品主要应用于内窥镜检查、患者监视器、核磁共振成像、超声波检查、x射线检查、CT扫描等设备。
Silicon Labs为数据中心系统提供高性能、可定制的时钟产品解决方案
Silicon Labs(芯科科技) 为数据中心系统提供高性能、可定制的时钟解决方案,可以简化设计,降低成本和提高系统的可靠性。该公司的时钟产品频率灵活性高,而且可以根据用户需要生成任意频率的组合,其时钟产品具有杰出的抖动性能,支持“时钟树芯片”BOM整合。
Silicon Labs提供应用于航空航天/国防的高可靠、高精度时钟解決方案
Silicon Labs(芯科科技)是领先的芯片、软件和解决方案供应商,其可提供综合高性能的时钟产品解決方案来满足航空航天、国防应用对产品性能、可靠性以及精度的需求。其推出的任意频率时钟发生器、抖动衰减器、时钟缓冲器以及振荡器(XO/VCXO)抖动低、频率灵活。这些很容易为客户定制化的时钟产品解決方案能够简化设计、减少成本,同时还可以提高系统的可靠性和性能。
Silicon Labs提供频率灵活、抖动性能一流、支持时钟树的定制通信时钟解决方案
Silicon Labs(芯科科技)的时钟频率灵活,可生成任意频率的组合,具有无与伦比的抖动性能,并支持“时钟树芯片”BOM整合。低抖动XO/VCXO可以根据任何频率进行定制,只需1-2周即可获得样品。PCIe时钟/缓冲器符合PCIe Gen 1/2/3/4规范,配备低功耗输出驱动器技术,可以最大限度地降低功耗,同时简化PCB设计。具备一套完整的开发工具,可以比之前更容易设计出优化的时钟解决方案。
Silicon Labs用于NXP/Freescale网络处理器的定时解决方案
Silicon Labs(芯科科技)推出的时钟芯片Si5341/Si5332具有10路任意频率、低抖动时钟任意输出,而Si52204具有完整的 PCI Express 第 1/2/3/4 代时钟/缓冲器产品组合,可为NXP/Freescale网络处理器提供PCIe时钟+CMOS参考时钟。
【应用】Silicon Labs为Intel FPGAs提供时钟产品解决方案,简化时钟生成,分配和抖动衰减
Silicon Labs(芯科科技)提供广泛的频率灵活定时产品组合,使硬件设计人员能够简化时钟生成,分配和抖动衰减。产品包括时钟发生器,时钟缓冲器, PCIe 时钟和缓冲器,振荡器等。本文介绍Silicon Labs的定时产品的优异特性及其可应用于Intel FPGAs的解决方案
【产品】可评估任何Silicon Labs的XO或VCXO器件的通用型振荡器评估板,缩短振荡器开发周期
Si5xxUC-EVB的通用型振荡器评估板主要用来评估Silicon Labs的XO或VCXO器件,如Si51x,Si53x,Si54x,Si55x,Si56x,Si57x,Si59x等产品,其每套评估套件内包含评估板一块和2m的USB连接线一条,能够帮助开发者迅速评估此类振荡器产品,大幅缩短开发周期,加快产品推进速度。
【产品】兼容Fox的XO/VCXO和CMEMS振荡器,频率范围覆盖32kHz至1.4GHz
Silicon Labs推出全新的XO / VCXO和CMEMS振荡器,该振荡器具有高可靠性、低抖动性,同时兼容Fox振荡器,支持单频、双频、四频以及任意频率的可编程频点输出,在12 kHz – 20 MHz 均方根相位抖动(RMS Phase Jitter)为0.2 ps (Si535)、0.3 ps (Si53x/Si57x) 、0.5 ps (Si55x) 、1.0 ps (Si51x)。
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
【应用】晶振加时钟buffer构建交换机时钟树,满足常规交换机设计
Silicon Labs SI51X系列晶振提供5*3.2mm的小封装产品, SI533XX系列时钟buffer提供超低附加抖动、低偏移时钟分配,常规附加抖动可以控制在100fs左右。
怎样为FPGA设计选择一款合适的XO
FPGA在选择XO的时候主要参考的标准就是易用性、板级抗噪性以及可靠性,而Silicon Labs的XO都可以很好的满足。
Silicon Labs(芯科科技) Si5xx-PROG-EVB 可编程评估板使用说明
Silicon Labs(芯科科技) 增强低抖动时钟的电源抑制比 白皮书
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
如何为您的时钟应用选择正确的基于PLL的振荡器
以锁相环(PLL)为基础的振荡器,是一个创新的开始。开创了过去传统的晶体振荡器(XO)无法比拟的可被编程的优势。此外,该创新使频率设定成为了可能,且客户交期时间短。
芯科科技(Silicon Labs)高性能时钟解决方案导览与最新产品介绍——世强硬创沙龙2019
【产品】CMEMS可编程振荡器撼动石英晶体振荡器百年“霸业”
Si50x系列产品完善了Silicon Labs的振荡器产品系列。Si501/2/3/4系列产品针对工业、嵌入式和消费类市场中低成本、低功耗、通用目的振荡器。而Silicon Labs的Si51x/9x/3x针对具有高性能、低相位抖动需求的通信和数据传输应用。
Si50x CMEMS振荡器架构剖析,超越传统振荡器性能
本文档主要介绍CMEMS工艺技术、目前的混合振荡器架构和Si501/2/3/4(Si50x)CMEMS振荡器架构。
【产品】高性能I2C可编程晶体振荡器,可产生200kHz-1.5GHz中的任意频率
Silicon Labs日前推出了一系列高性能I2C可编程晶体振荡器(XO),具有最佳的抖动性能和频率灵活性。凭借低至95fs的典型抖动性能,Si544/Si549 Ultra Series™可编程XO为100/200/400G通信和数据中心应用中的高速28Gbps和56Gbps收发器提供最大的抖动余量。这些XO器件能够产生200kHz-1.5GHz中的任意频率,并且具有4ppt的调谐分辨率。