SI5338A-B-GMR
该颗物料国产有没有替代方案 求指点创建于2022-08-05
1个回答
-
- 用户76285782 Lv5 (0)
- 您好,国产暂无合适的P2P替代,如可接受功能替代,推荐奥拉AU5329A00-QMR 规格书链接请参考:https://www.sekorm.com/doc/2757787.html,谢谢!
- 创建于2022-08-08
- |
- +1 赞 0
- 收藏
相关推荐
型号 | 描述 | 供应商/品质保证 | 价格(含增值税) |
---|---|---|---|
去抖时钟 AU5329系列 8KHz – 2.1GHz,工作温度:-40 to 85°C,2输入,10输出,64-QFN 64-QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
抖动衰减时钟合成器 AU5329系列 Au5329B02 is a Customer fuse locked part created from Au5329 general purpose Jitter Attenuator part. This part will be used for clock generation applications supporting 10 clock outputs derived from 2 PLLs. 64-QFN 最小包装量:1 |
世强先进(深圳)科技股份有限公司
|
||
抖动衰减时钟合成器 AU5329系列 Au5329B03 is a custom fuse locked part created from Au5329 general purpose Jitter Attenuator device. This part will be used for clock generation applications supporting 10 clock outputs derived from 2 PLLs. 64-QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
抖动衰减时钟合成器 AU5329系列 Au5329B01 is a Customer fuse locked part created from Au5329 general purpose Jitter Attenuator part. This part will be used for clock generation applications supporting 10 clock outputs derived from 2 PLLs. 64-QFN 最小包装量:1 |
世强先进(深圳)科技股份有限公司
|
||
去抖时钟 AU5329系列 2 PLL, 10差分输出(20单端输出),<150fs RMS抖动,JA/频率合成器 QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
开发板 AU5329C1-EVB系列 适用于AU5329B00-QMR的开发板。 最小包装量:1 |
世强先进(深圳)科技股份有限公司
|
||
时钟驱动器 Au5411系列 10输出差分buffer,<50fs附加抖动 QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
线性稳压电源 AU8010系列 1A低噪声,低压降LDO,1%精度 QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
去抖时钟 Au53x7系列 4 PLL, 8差分输出(16单端输出),<150fs RMS抖动,JA/频率合成器 QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
||
高精度同步时钟 AU5508;55xx系列 RMS Jitter:~ 120 fs typ,Input Freq:0.5 Hz - 2.1 GHz,Output Frequency:0.5 Hz-2.94912 GHz。 72 QFN 最小包装量:4,000 |
世强先进(深圳)科技股份有限公司
|
- 高性能时钟与频率合成器原厂——奥拉(Aurasemi)
- 奥拉时钟产品(Buffer)亚洲第一,<50fs低抖动可编程时钟
- 11月24日时钟及专用集成电路新品,奥拉,瑞萨,爱普生,TT,凯美,京瓷,ISA等
- 【经验】如何选择奥拉时钟buffer Au5426的输入源以降低开发难度?
- 奥拉半导体荣获“浙江省半导体行业创新力企业”称号,专注于高端模拟和混合信号集成电路解决方案
- 活动EPSON、京瓷、奥拉等主流品牌带来10KHz-2GHz宽频率,高精度小尺寸的时钟及晶振产品
- 【经验】国产奥拉时钟芯片频率计划配置的两种方式及其特点
- 【经验】关于奥拉四通道抖动衰减时钟发生器Au5327高频差分信号端接匹配的设计方法