时钟芯片Si5347的DSPLL_SEL0和DSPLL_SEL1管脚有什么作用?
创建于2015-03-05
1个回答
-
- _世强 (0)
- 时钟芯片Si5347的DSPLL_SEL0、DSPLL_SEL1管脚和FDEC、FINC管脚共同设置频率调整。
- 创建于2015-03-05
- |
- +1 赞 0
- 收藏
相关研发服务和供应服务
相关推荐
型号 | 描述 | 供应商/品质保证 | 价格(含增值税) |
---|---|---|---|
Clock Multiplier SI5347;SI5347A;SI5347A-D系列 8-Output Quad DSPLL Any-Frequency Jitter Attenuating Clock Multiplier 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
jitter attenuator SI5347D-D;SI5347;SI5347D系列 Low-jitter, quad DSPLL, 4-output, any frequency (< 350MHz), any output jitter attenuator; 64-Lead QFN 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
Clock Multiplier SI5347;SI5347A;SI5347A-D系列 8-Output Quad DSPLL Any-Frequency Jitter Attenuating Clock Multiplier 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Clock Multiplier SI5347A系列 8-Output Quad DSPLL Any-Frequency Jitter Attenuating Clock Multiplier 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
DUAL PLL Jitter Attenuator SI5347A系列 DUAL PLL Jitter Attenuator 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
jitter attenuator SI5347D-D;SI5347;SI5347D系列 Low-jitter, quad DSPLL, 4-output, any frequency (< 350MHz), any output jitter attenuator; 64-Lead QFN 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Clock Multiplier SI5347A系列 8-Output Quad DSPLL Any-Frequency Jitter Attenuating Clock Multiplier 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
DUAL PLL Jitter Attenuator SI5347B系列 DUAL PLL Jitter Attenuator; 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
DUAL PLL Jitter Attenuator SI5347C系列 DUAL PLL Jitter Attenuator; 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
DUAL PLL Jitter Attenuator SI5347A系列 DUAL PLL Jitter Attenuator 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
- 5G通信时钟芯片选型参考 | 品类齐交期短的Silicon Labs芯科时钟芯片
- 芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
- Silicon Labs(芯科科技)——领先的芯片、软件和解决方案供应商
- 芯科科技荣获AspenCore WEAA“年度最具潜力物联网技术企业”奖,广泛无线产品技术深受肯定
- Silicon Labs CEO阐述转型理由,将全力专注IoT领域,展望高速成长的无线应用市场
- Silicon Labs技术应用经理分享Matter的安全特性如何与芯片安全特性结合
- 芯科收购Zentri,扩展IoT互联技术阵容
- 【经验】浅谈参考时钟源对SI5347时钟锁定的影响