1个回答
-
- 139*****302_世强 (0)
ZDM模式是零延时模式,这个模式使输入时钟到输出时钟之间的延时达到最小。常规模式下,输入时钟经过DSPLL会在DCO输出端后增加频率合成器进行分频、倍频器合成输出所需频率,频率合成器会增加输出信号到输入信号的延时,ZDM模式可以有效降低这种延时。
- 创建于2016-03-19
- |
- +1 赞 0
- 收藏
相关研发服务和供应服务
-
时钟频点烧录—立即预约
-
EDA芯片设计软件免费试用—立即预约
-
毫米波太赫兹测试—立即预约
-
PCB设计软件免费试用—立即预约
-
语音/录音芯片定制—提交需求
-
ASIC+SiP芯片定制—提交需求
-
安全芯片设计/流片/封装—提交需求
-
环氧芯片底部填充胶定制—提交需求
-
晶体回路匹配测试—立即预约
-
GaAs/InP/GaN/SiC晶圆代工—提交需求
-
射频无源器件定制—提交需求
-
亚米级AOA蓝牙定位DEMO演示—立即预约
-
加工与定制类服务商合作入口
-
传感器标定—立即预约
-
IGBT功率损耗及热仿真—立即预约
-
TDR/TDT阻抗测试—立即预约
-
FloTHERM热仿真—立即预约
-
电池充放电模拟测试—立即预约
-
散热方案设计—立即预约
-
PD/QC快充测试—立即预约
-
多核计算单板和核心板定制
-
我要提问
-
国产化替代
-
选型帮助
-
设计方案
-
样品申请
-
价格及供货查询
-
BOM优化
-
BOM配单
-
MCU替换
-
世强代理证查询
-
内容勘误
-
工程师投稿报名
-
招聘工程师
-
资料申请
- 查看更多
相关推荐
型号 | 描述 | 供应商/品质保证 | 价格(含增值税) |
---|---|---|---|
Single PLL Jitter Attenuator SI5345;SI5345C;SI5345C-A系列 Base blank prototyping device:; 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Clock Generator SI5345A系列 10-Output Low Phase Noise Jitter Attenuating Clock Generator 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
Single PLL Jitter Attenuator SI5345A系列 Single PLL Jitter Attenuator 10-outputs up to 800 MHz Integer+Fractional synthesis 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
Single PLL Jitter Attenuator SI5345C系列 Base blank prototyping device:Single PLL Jitter Attenuator:10-outputs up to 800 MHz;Integer only synthesis 最小包装量:1,000 |
世强先进(深圳)科技股份有限公司
|
||
jitter attenuator SI5345B;SI5345系列 Low-jitter, 10-output, any frequency (< 350 MHz), any output jitter attenuator; 64-QFN 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Single PLL Jitter Attenuator SI5345;SI5345A;SI5345A-A系列 Single PLL Jitter Attenuator 10-outputs up to 800 MHz Integer+Fractional synthesis 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Clock Generator SI5345;SI5345A;SI5345A-D系列 10-Output Low Phase Noise Jitter Attenuating Clock Generator 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Single PLL Jitter Attenuator SI5345D系列 Single PLL Jitter Attenuator; 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Single PLL Jitter Attenuator SI5345B系列 Single PLL Jitter Attenuator 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
||
Clock Generator SI5345A系列 10-Output Low Phase Noise Jitter Attenuating Clock Generator 最小包装量:260 |
世强先进(深圳)科技股份有限公司
|
- 如何实现SI5342、SI5344和SI5345抖动衰减器锁相环动态调整?
- 芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
- 5G通信时钟芯片选型参考 | 品类齐交期短的Silicon Labs芯科时钟芯片
- Silicon Labs(芯科科技)——领先的芯片、软件和解决方案供应商
- 芯科科技荣获AspenCore WEAA“年度最具潜力物联网技术企业”奖,广泛无线产品技术深受肯定
- Silicon Labs CEO阐述转型理由,将全力专注IoT领域,展望高速成长的无线应用市场
- Silicon Labs技术应用经理分享Matter的安全特性如何与芯片安全特性结合
- 芯科收购Zentri,扩展IoT互联技术阵容