【产品】传送网和基站设备设计的专用时钟芯片Si5381/Si5382

2016-07-10 世强 火芯人

WiMax的主要组成部分是一个基站加一些用户设备,基站在WiMax系统中处于重要组成部分。基站设备承担着数据交换、转换、传输和发送的任务。基站与用户之间、基站与基站之间、基站与传输网络之间需要实现同步,保证通信的实时和准确性。


基于同步的要求,要求基站交换设备在发送端的时钟和数据需要绝对的精度,否则经过多级传输和交换,其精度和稳定度无法满足通信的实时性和准确性。


SI5381/82是一款传送网和基站设备设计的专用时钟芯片,其集成Silicon Labs(芯科公司)的第四代DSPLL技术,其内部集成四/两个独立的DSPLL,任意频率/晶振输入到DSPLL再经过频率合成电路,实现各种频点输出。针对基站设备的多晶振、锁相环结构电路,基于第四代的DSPLL技术的SI5381 / 82的应用提供了一个时钟树的单芯片解决方案。

                                              Si5381/82的典型应用框图

图1:Si5381/82的典型应用框图


Si5381/82不仅可以产生专用的3G/4G/LTE专用时钟频点,如30.72M、61.44M、122.88M、184.32M、983.04M、1228.80M、1474.56M等频点,也可以任意配置成非专用的4G时钟,如LOCBUS时钟50M、66M输出、背板交换接口GMII时钟125M、交换芯片参考时钟等常用通信接口时钟。同时SI5381/82支持JESD204B接口标准,实现基站设备的单芯片解决方案。单芯片方案不同于外置组合环回方案,不仅可以节省PCB布板面积,同时也能有效的抑制传输噪声,实现较高的时钟传输性能。同时SI5381/82也实现输入时钟信号丢失检测LOS、频偏检测OOF、失锁频段LOL等检测信号,可以配置成pin脚输出或者内部寄存器方式检测。


另外SI5381/82时钟芯片的配置软件业及其简化,界面容易操作。在软件配置界面,可以按需选择DSPLL、配置环路带宽、设置快速锁定带宽,配置LOS、LOL、OOF等判决门限,在配置完成后可以正常输出C语音格式的寄存器配置文件,方便软件人员通过I2C接口对芯片进行初始化配置。


Si5381/82内部自带NVM,支持工厂定制,如果客户通过EVB板测试的频点配置无法满足要求,可以将频率计划反馈给世强(Silicon labs在中国最大的代理商),世强会协调原厂将该频率配置烧写到SI5381/82的内部NVM中去,实现上电默认输出,方便客户大规模生产需求。重要的是,这个定制时间非常短、一般只需2~4周。 

 

Si5381/82第四代DSPLL技术时钟芯片特点:

• 数字频率合成省去了外部 VCXO 和模拟回路滤波器元件

• 支持 JESD204B 时钟:DCLK 和 SYSREF

• 输入频率范围:

• 差分:10 MHz – 750 MHz

• LVCMOS:10 MHz – 250 MHz

• 具有主机和 OTG 支持的 USB

• 差分:高达 1.47456 GHz

• LVCMOS:高达 250 MHz

相关推荐

型号 描述 价格(含增值税)

Ultra-low Jitter Attenuator Clock with: 4-inputs /12-outputs, 5 multisynths, up to 3 GHz

供货保障

原厂认证

世强代理

现货1,000

价格¥  79.0766

Ultra-low Jitter Attenuator Clock with: 4-inputs /12-outputs, 5 multisynths, up to 3 GHz

选型推荐

供货保障

原厂认证

世强代理

现货520

价格¥  79.0766

Ultra-Low Phase Noise, 12-output JESD204B Clock Generator

SI5380A、SI5380系列

Base/blank prototyping device:Ultra-low Jitter JESD204B Clock Generator/Jitter Attenuator with:频点定制.时钟定制.可编程服务.频点烧录

64-Lead QFN

供货保障

原厂认证

世强代理

现货260

价格¥  56.7407

Multi-DSPLL Wireless Jitter Attenuator / Clock Multiplier with Ultra-Low Noise

SI5382A、SI5382系列

Ultra-low Jitter Attenuator Clock with: 4-inputs /12-outputs, 2 DSPLLs, up to 3 GHz.频点定制.时钟定制.可编程服务.频点烧录

64-Lead QFN

供货保障

原厂认证

世强代理

现货217

价格¥  89.8844

评估板

XO & VCXO Eval Board for All Si53x and All Si55x. Si53x and Si55x评估板

Si53x and Si55x

供货保障

原厂认证

世强代理

现货6

价格¥  544.8900

3-PLL Network Synchronizer with 1PPS In/Out

供货保障

原厂认证

世强代理

现货6

价格¥  259.8360

烧录器/编程器

Pin-controlled, PCIe-compliant,Quad differential clock generator/buffer(1 to 200 MHz),Clock input(Custom Factory Programmed NVM). SI5380 烧录器/编程器

SI5380

供货保障

原厂认证

世强代理

现货2

价格¥  1,020.1287

评估板

"The Si5381/82E-E-EB is used for evaluating the Ultra-Low PhaseNoise Quad/Dual PLL. ". Si5381,Si5382评估板

Si5381、Si5382

供货保障

原厂认证

世强代理

现货1

价格¥  1,020.1287

引脚 LGA 插槽电路板、56 引脚 LGA 插座 PCB

SI538X4X、SI538X4X-56SKT系列

56 引脚 LGA 插槽电路板适用于 8 x 8 mm LGA 设备; 安装 56 引脚 LGA 插座. ClockBuilder Pro 现场程序设计工具. 适用于Si534x抖动衰减器、Si538x无线抖动衰减时钟。频点定制.时钟定制.可编程服务。

选型推荐

供货保障

原厂认证

世强代理

现货1

价格¥  1,012.3064

评估板

The Silicon Labs SiOCXO1-EVB (kit) is used to help evaluate Silicon Labs PrecisionJitter Attenuation/Frequency Translation product line for Stratum 3/3E, IEEE 1588 andG.8262 SyncE applications.. SI5383B,53SI5348A,SI5348B评估板

SI5383B、53SI5348A、SI5348B

原厂认证

世强代理

现货1

价格¥  776.9140

评估板

Si5380 Evaluation Board for Ulta Low Jitter Clock Generator for JESD204B. Si5380评估板

Si5380

供货保障

原厂认证

世强代理

现货1

价格¥  2,346.2960

Ultra-Low Phase Noise, Multi-PLL Wireless Jitter Attenuating Clock Multiplier

原厂认证

世强代理

Ultra-Low Phase Noise, Multi-PLL Wireless Jitter Attenuating Clock Multiplier

原厂认证

世强代理

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

Ultra-Low Phase Noise, 12-output JESD204B Clock Generator

SI5380A、SI5380系列

Base/blank prototyping device:Ultra-low Jitter JESD204B Clock Generator/Jitter Attenuator with:频点定制.时钟定制.可编程服务.频点烧录

64-Lead QFN

原厂认证

世强代理

价格¥  56.7407

Ultra-Low Phase Noise, Multi-PLL Wireless Jitter Attenuating Clock Multiplier

原厂认证

世强代理

价格¥  100.0617

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

引脚 QFN 插槽电路板、64 引脚 QFN 插槽PCB.

SI538X4X-64SKT、SI538X4X系列

64 引脚 QFN 插槽电路板适用于 9 x 9 mm QFN 设备; 安装好的 64 引脚 QFN 插槽. ClockBuilder Pro 现场程序设计工具 . 适用于Si534x抖动衰减器、Si538x无线抖动衰减时钟。频点定制.时钟定制.可编程服务。

选型推荐

供货保障

原厂认证

世强代理

价格¥  1,012.3064

Ultra-Low Phase Noise, Multi-PLL Wireless Jitter Attenuating Clock Multiplier

原厂认证

世强代理

Factory pre-programmed: Triple-DSPLL SyncE/1588/Stratum 3/3E Network Synchronizer with 1PPS in/out, 7 outputs up to 350 MHz

原厂认证

世强代理

Evaluation Board

SI5383、SI5383-D系列

Evaluation Board for Si5383/84 SyncE/1588 and Stratum3 Network Synchronizers. Si5383 / Si5384 Evaluation Board.

原厂认证

世强代理

价格¥  2,346.2960

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

Unprogrammed protoyping deviceLTE Ultra-low Jitter Attenuator Clock with:

供货保障

原厂认证

世强代理

价格¥  114.3819

引脚 QFN 插槽电路板、44 引脚 QFN 插槽PCB.

SI538X4X-44SKT、SI538X4X系列

44 引脚 QFN 插槽电路板适用于 7 x 7 mm QFN 设备; 安装好的 44 引脚 QFN 插槽. ClockBuilder Pro 现场程序设计工具 . 适用于Si534x抖动衰减器、Si538x无线抖动衰减时钟. 频点定制.时钟定制.可编程服务。

选型推荐

供货保障

原厂认证

世强代理

价格¥  1,012.3064

Multi-DSPLL Wireless Jitter Attenuator / Clock Multiplier with Ultra-Low Noise

SI5382A、SI5382系列

Ultra-low Jitter Attenuator Clock with: 4-inputs /12-outputs, 2 DSPLLs, up to 3 GHz.频点定制.时钟定制.可编程服务.频点烧录

64-Lead QFN

原厂认证

世强代理

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

Multi-DSPLL Wireless Jitter Attenuating Clocks

原厂认证

世强代理

Factory pre-programmed: Triple-DSPLL SyncE/1588/Stratum 3/3E Network Synchronizer with 1PPS in/out, 7 outputs up to 350 MHz

原厂认证

世强代理

Factory pre-programmed: Ultra-low Jitter JESD204B Clock Generator/Jitter Attenuator with 4-inputs/12-outputs up to 1.47456 GHz

原厂认证

世强代理

本网站所有内容禁止转载,否则追究法律责任!

  • +1 赞(0)
  • 收藏

评论

   |   

提交评论

最新评论

  • samon Lv5 . 技术专家 2017-12-27
    学习了,不错
  • 玫瑰花 Lv7 . 资深专家 2017-10-20
没有更多评论了

搞研发 找元件
下载世强元件电商APP