【产品】完全集成的FemtoClock®NG抖动衰减器和时钟合成器8V19N491-36

2019-10-08 IDT(Renesas收购)

IDT(Renesas收购)的8V19N491-36是一个完全集成的FemtoClock® NG抖动衰减器和时钟合成器。该装置用于无线基站无线电设备板的调节和频率/相位管理的高性能时钟解决方案。该设备经过优化,可以根据GSM、WCDMA、LTE和LTE-A无线板实现的要求提供出色的相位噪声性能。该设备支持JESD204B子类0和1的时钟要求。一种支持抖动衰减和倍频的两级PLL结构。第一级PLL是抖动衰减器,并使用外部VCXO,以获得最佳的相位噪声特性。第二级PLL锁定VCXO-PLL输出信号并合成目标频率。


8V19N491-36支持从选定的VCO和低频同步信号(SYSREF)中产生高频时钟。SYSREF信号在内部与时钟信号同步。延迟函数用于实现系统参考信号和时钟信号之间的对齐和控制相位延迟,以及对齐/延迟单个输出信号。对四个冗余输入进行活动监测。提供四种可选择的时钟切换模式来处理时钟输入故障情况。自动锁定,单独可编程的输出分频器以及相位调整能力,增加了灵活性。该设备通过3/4线SPI接口进行配置,并在内部寄存器中报告锁定和信号丢失状态,并通过锁定检测(锁定)输出。内部状态位变化也可以通过nINT输出报告。8V19N491-36非常适合无线基础设施、雷达/成像和仪器/医疗应用中的驱动转换电路。

 特征

· 支持JESD204B的高性能时钟射频锁相环

· 低相位噪声优化:-152.5dBc/Hz(800kHz偏移;245.76MHz时钟)

· 65fs RMS典型的在737.28MHz下的集成相位噪声(12 kHz-20 MHz)

· 双PLL结构

· 外部VCXO用于时钟抖动衰减的第一级PLL

· 内置FemtoClock NG PLL的第二级PLL:3686.4MHz

· 共有18个输出的5个输出通道

· 可配置整数时钟分频器

· 支持的时钟输出频率包括:3686.4,1843.2,1228.8,737.28,614.4,368.4,307.2,245.76,153.6,122.88和61.44MHz

· 低功耗LVPECL/LVDS输出支持可配置信号幅度

· 相位延迟电路

· 具有四个输入的冗余输入时钟结构,包括输入活动监视和切换

· SYSREF生成模式包括JESD204B的内部和外部触发模式。

· 电源电压:3.3V

· SPI接口:3/4线配置

· 封装:11×11 mm 100-CABGA

· 温度范围:-40°C至+85°C

 

产品选项

 


相关服务

  • +1 赞 0
  • 评论 1

相关推荐

本文由biubiu翻译自IDT(Renesas收购),如若转载请注明出处。

评论(1

   |   

提交评论

全部评论

  • 珍珍 Lv6. 高级专家 2019-10-09
    学习,下载
没有更多评论了

搞研发 找元件
下载世强元件电商APP